小弟正打算用FPGA(EP1K30)+SDRAM(W981616BH,512K*2*16)做一个VGA控制器,SDRAM充当显存。而所选的SDRAM内有两个512K*16的存储块(bank),其中一个存储区用于存储当前正在显示的数据,另一个用来接收写入的下一幅图象数据。这样,这个...
全文
回复(4) 2004-02-03 22:14 来自版块 - 板卡设计
表情
jst7792最初设计FPGA时也有过类似的标新立异想法,这可能和以前主要设计CPLD有关,现在看起来的确是走了很多弯路。通用的IP未必是耗费资源的,并且学习他人的设计是提高水准的快捷方法。 EP1K系列的Tco一般都在10ns以上,SDRAM要run在100M是非常吃力的。这种情况下应该主...(2004-02-09 08:40)
lvhaow版主大佬,你以为我不想用通用IP吗?关键是我不会啊!新手难免会异想天开,不过思想不被束缚有时也是好事情! 我的应用有点奇怪,这一片FPGA不仅仅是做VGA控制器,它还要控制一片以太网物理层芯片从中接收数据,问题是接收到的数据还不仅仅是VGA的显示数据,其中还包括了另一设备的数据...(2004-02-08 22:14)
jst7792用SDRAM做方案主要考虑的是系统带宽和仲裁,具体实现尽量考虑通用的IP,标新立异的想法还是不要考虑。 刷新一般采用定周期使用刷新命令的方式实现。不要把简单问题复杂化。(2004-02-08 21:06)
link_bridge是不是在给这家公司(上海幸马(晨昊)电子有限公司) 做一个相关的产品呢? (2004-02-03 22:42)

返回顶部