用SDRAM作数据采集时的存储器,请问当数据采集与SDRAM的刷新相冲突时,比如采集时间很长,1秒,大大超过了SDRAM的一般刷新时间64MS,这1秒必须连续的采,而SDRAM里其他空间的数据又不能丢失,怎么样做才能确保及连续采集又不会丢失数据。
回复(8) 2003-07-14 23:02 来自版块 - 板卡设计
表情
xjtanh这倒是可以,就是有点浪费资源(2003-07-28 20:32)
hwzhou是否可以采用双缓存(两块SDRAM部分),一块处于写入状态,一块处于刷新状态?(2003-07-28 08:52)
jst7792这个方法在SDRAM的频率高于AD的时,理论上是可以,相等或小于则有问题。而且这种方法实际操作起来时,要频繁的进行总线切换,会有时序上的冲突,所以应该不是一个很好的解决办法 标准的做法就是这个.(2003-07-28 08:13)
xjtanh这个方法在SDRAM的频率高于AD的时,理论上是可以,相等或小于则有问题。而且这种方法实际操作起来时,要频繁的进行总线切换,会有时序上的冲突,所以应该不是一个很好的解决办法(2003-07-27 09:08)
我是游虾儿用FIFO做数据采集的缓冲区,在SDRAM不刷新时由FIFO写入SDRAM,如何?(2003-07-27 00:02)
zhaohongli我也想知道答案(2003-07-26 21:46)
xjtanh但FIFO慢,而且容量大的很贵,不知用SDRAM怎么实现才可以避免那种情况。(2003-07-15 19:40)
jst7792fifo(2003-07-15 08:20)

返回顶部