1:我想利用9054的启动eeprom(2k)的R/W部分(192个字节后的内容)来保存自己的一些掉电不丢失数据,不知道有没有可行性?2:现在我用windrvr的9054测试程序来读取eeprom中的内容总是失败,不知道是什么原因?其它比如读写寄存器都是正常的!3:用PCI-Ta...
全文
回复(5) 2003-07-20 17:52 来自版块 - 板卡设计
表情
qibeyond1: 3:用PCI-Target方式中的single write/read 方式,ready信号的时序怎么产生?read方式中可以一直接地,但是write中这样就不可以了(我没有9054开发板,公司穷!),所以也不知道RDK中是怎么实现的。 read方式中可以一直接地...(2003-08-10 22:41)
louis_hioe请教,9054中的ready#信号怎么实现?我编写的VHDL代码下载到CPLD后,用PLXMon一测试就死机,进度跟不上,快急死了!救救小弟吧! 附: process(lclk,lrst) --lclk:Local Clock; --lrst:PCI9054 output...(2003-07-25 20:37)
melody-bao不好意思,READY#确实是低有效,我搞混了 :cool:(2003-07-23 09:19)
pzgltd谢谢大家支持! 楼上那位大虾,关于Ready#信号我有不同看法,在PCI Targe模式下,Ready#对9054而言是一个输入信号,这基本上是绝对没错的,DataSheet和我做的试验对可以证明这一点! 不过还是感谢你的回答!一点小分,请收下!(2003-07-22 19:24)
melody-bao 你好,我觉得你的第三问有问题,PCI9054的READY信号在PCI目标模式下是由局部总线提供的,不论读写都是高有效,一般DSP都提供此种异步握手信号(如ADSP21060中的REDY,Tiger Sharc中的ACK),可以直接连接或者转换一下在接便可。第四个问题:LAS0R...(2003-07-20 19:53)

返回顶部