阅读:3368回复:30
一读数据就死机
PLXMON读EEPROM、local configue register 正常。但一读板上
的RAM就死机,逻辑分析仪看LHOLD,/ADS,/BLAST,/LR/W 均为高, LHOLD从开机上电一直为高是否正常?我用的是C模式PCI Target |
|
最新喜欢:kiki_m... |
沙发#
发布于:2002-04-28 19:30
把LHOLD、LHOLDA信号下拉试试!
系统上电的时候这些信号状态可能不定, 有可能影响你的数字逻辑状态。 |
|
板凳#
发布于:2002-04-28 20:07
LHOLD LHOLDA已经下拉了,LHOLD很稳定的处于高,一读数据
就死机,这时LHOLD变低。LHOLDA是EPLD产生的。 |
|
地板#
发布于:2002-04-28 20:11
用户被禁言,该主题自动屏蔽! |
|
地下室#
发布于:2002-04-28 20:18
寄存器该如何设置?能否详细说明一下在C Mode中如何设置?
|
|
5楼#
发布于:2002-04-29 13:42
sorry,我搞错了。模式选择电阻焊错了,9054工作模式不在C模式
下,纠正后LHOLD正常了,但读时仍旧错误。继续找错误。。。 |
|
6楼#
发布于:2002-05-03 15:31
我在开发9054PCI桥的过程中也碰到了一样的问题
如果是寄存器配置有问题,我是按照RDK上提供的成熟方案 可是我用WINDRIVER对SPACE0,SPACE1进行读操作时,系统就挂起 我的9054也是C模式方式工作。 是不是LHOLD信号一定要下拉(我没有这样做,因为我在用9052时没有下拉)? 真是急死了。。。!!!请各位大侠,多多指教!!! |
|
7楼#
发布于:2002-05-03 15:31
我在开发9054PCI桥的过程中也碰到了一样的问题
如果是寄存器配置有问题,我是按照RDK上提供的成熟方案 可是我用WINDRIVER对SPACE0,SPACE1进行读操作时,系统就挂起 我的9054也是C模式方式工作。 是不是LHOLD信号一定要下拉(我没有这样做,因为我在用9052时没有下拉)? 真是急死了。。。!!!请各位大侠,多多指教!!! ;) |
|
8楼#
发布于:2002-05-04 15:03
iRady信号呢?
|
|
|
9楼#
发布于:2002-05-08 08:44
如果不用READY信号,可以将它DISABLE,我现在用plxmon可以读写
板上RAM了。 |
|
10楼#
发布于:2002-05-11 18:42
我的IRDY一定上拉了
还有一个问题是,我的9054板子可以启动,但是无法安装 RDK上提供的驱动程序,使得我无法使用PLXMOM |
|
11楼#
发布于:2002-05-11 18:47
water11兄弟能否给我发一份你的原理图,给我参考一下
还有你的9054是怎么和SRAM接口的 ,你用的是同步RAM吗 还是你用CPLD 进行时序转接的 johngleen@21cn.com 我的板子总是不正常,着急呀!!! |
|
12楼#
发布于:2002-05-13 08:21
我用的是异步SRAM,通过CPLD转换。同步SRAM好像也要转换吧(在开发板上用了CPLD)。你的EEROM写的是什么内容?我是把RDK的内容烧了进去,计算机可以发现RDK-LITE board,然后装驱动。
|
|
13楼#
发布于:2002-05-13 08:34
老兄,请问在CPLD 编程前有死机吗,如果不死,是CPLD设计的问题。
[编辑 - 5/13/02 by coss] |
|
|
14楼#
发布于:2002-05-17 19:59
我用的是plx9052,很奇怪也不能装驱动程序,按理装了plxmon,重启动就可以了,可是不行,我开始以为是系统的问题(win2000,98都试过),于是我装驱动,装了个9050。sys,发现系统认得板卡了,可是plxmon还是找不到pci卡,plxmon不能用!!
怎么吧,那位高手可以告知啊!! 我得email:zero_xu@sohu.com |
|
15楼#
发布于:2002-05-17 22:39
我把LHOLDA下拉了,把READY#线也DISABLE了
今天我终于把9054的驱动装上了,用PLXMON也能对卡进行操作 不过只能进行写操作,片内的寄存器以及EEPROM内容也能读写 但是,还是读数据时就死机。 还有一个奇怪的现象就是,我已经把SPACE1 空间DISABLE 了,可是机器还是给它分配了1M空间,我干脆把SPACE1的寄存器全部清零,重起,还是一样。真是邪了! water11兄,能不能告诉我你的EMAIL,我想和你多交流! |
|
16楼#
发布于:2002-05-20 09:07
你的本地时钟是多少?我用的是50M。异步SRAM一般较慢,在配置9054时要加内部WAIT#状态(当然也可以
用外部READY#,但我用了没成功干脆没用),另外CPLD要产生异步RAM的RD WR信号。 |
|
17楼#
发布于:2002-05-20 09:38
我用的双口RAM是CY7C025-25
由于是调试,本地时钟我只用了15M 我用LR/W#反向作为RAM的R/W 用ADS#与BLAST#之间的本地时钟低电平作为RAM的片选,我没有用 READY#,我把它DISABLE了。 由于我的本地时钟频率不高,所以我没有用内部等待周期。 |
|
18楼#
发布于:2002-05-20 15:02
用逻辑分析仪看一下你的信号LHOLD,LHOLDA,ADS_,LR/W是否正确?
9054模式选择是否正确?在把9054关于C模式的设置和输入输出信号 看一下是否连接正确? |
|
19楼#
发布于:2002-05-20 16:07
LHOLD 一直为高电平,LHOLDA一直为低电平
我把模式选择信号线MODE0,MODE1全部接地了 我想,就算没有任何器件和9054相连,我空读总可以吧 |
|
上一页
下一页