20楼#
发布于:2003-07-30 18:14
现在开发板已经在本站网上商城公布了,请大家关注,谢谢
|
|
21楼#
发布于:2003-08-03 09:56
开发板详细特点:
PCI总线2.2标准,32位总线 支持PCI总线配置读、配置写; 支持PCI总线IO读、IO写; 支持PCI总线BUS MASTER 读、BUS MASTER 写; 支持内部DMA中断和外部总线输入中断产生; 支持1个PCI IO空间,大小为256字节; 支持PCI突发访问方式,突发长度为8至128个双字长度; 用户可自己定义设备ID和制造商ID; 完全DOS、WINDOWS、LINUX平台兼容,提供WINDOWS、LINUX、DOS驱动程序和测试程序; PCI接口采用ALTERA的ACEX 1K50设计,速度为-3的FPGA,为用户提供5万门的系统设计和150MHz的FIFO速度,PCI接口占用大约2万门的设计,为用户提供12组32位寄存器和6组状态机设计,提供IO操作、DMA操作、中断操作所需要的全部寄存器,并为 外部总线提供访问和状态机支持。PCI内核采用VHDL设计,完全源代码公布,简明易懂,用户可以直接修改和设计。同时提供仿真结果和时序图。外部接口可以提供50MHz的工作频率,及32位突发FIFO方式访问。 |
|
22楼#
发布于:2003-08-12 18:26
pci开发板在本站网上商城,请直接联系.
|
|
23楼#
发布于:2003-08-14 21:31
你说的DMA中断是怎末回事?
|
|
24楼#
发布于:2003-08-14 22:01
dma中断是每次pci设备dma传送完一批数据(512k,1m,等等,长度自己定)后,为了通知主机传送完成而产生的中断,主机收到中断来确认
dma传送完成,主机就可以对传送的数据进行处理了 |
|
25楼#
发布于:2003-08-14 22:24
这样中断会不会太频繁了。
|
|
|
26楼#
发布于:2003-08-14 22:25
这样中断会不会太频繁了点
|
|
|
27楼#
发布于:2003-08-14 22:28
这样中断会不会太频繁了
|
|
28楼#
发布于:2003-08-14 22:34
不会啊,我们以每次中断传送512k字节,一秒最多是80次中断
|
|
29楼#
发布于:2003-08-14 22:55
那末我想问一个简单的问题,每秒多少次中断会显得比较多了呢?
|
|
30楼#
发布于:2003-08-14 23:09
网卡的中断一般比较多,一般每秒几k次
实际上我在linux上面的采集卡见到的中断达到每秒6万次 |
|
31楼#
发布于:2003-08-14 23:19
谢谢你了,我再看看,如果再有什莫问题,再请教你。
|
|
32楼#
发布于:2003-08-14 23:21
不要客气
|
|
33楼#
发布于:2003-08-19 20:21
开发板原理图
|
|
|
34楼#
发布于:2003-08-20 21:22
ZXW_TOP版主,我现在也在用VHDL写PCI的Core,我很想看看你的Core 是怎么写的,但是你上面的附件打开老是空的,我用的阅读器是Adobe Reader 6.0版本,不知道你能否给我发一份? :)我的邮箱是:xiao2216@yahoo.com.cn.
|
|
35楼#
发布于:2003-08-21 08:36
用 中文版的acrobat5.0以上浏览
|
|
36楼#
发布于:2003-08-26 09:45
现在pci开发板提供免费原理图
|
|
37楼#
发布于:2003-09-24 19:08
联系方式:
email : zxw_top@sohu.com |
|
上一页
下一页