阅读:2585回复:5
谁知道网卡的输出信号是TTl电平还是CMOS电平?
有网卡,或者相关设计经验的兄弟帮顶一把! :o
|
|
|
沙发#
发布于:2003-05-07 14:15
用户被禁言,该主题自动屏蔽! |
|
板凳#
发布于:2003-05-07 14:41
TTL 和CMOS 和差分不差分不是一回事吧! 我不太明白! 那单独一条线上是什莫电平呢? 我是需要做一级差分驱动,但是是选TTL还是CMOS器件呢????
|
|
|
地板#
发布于:2003-05-10 09:32
当然不是一回事,简单说TTL是电压信号,差分是电流信号。
|
|
地下室#
发布于:2003-05-13 20:14
ttl cmos 和差分不是一回事。
ttl和cmos是两种电平,差分在通信中是一种传输模式,主要目的用来抗干扰。一根传输线接原始信号,另一根线接其反向信号。 |
|
|
5楼#
发布于:2003-05-13 21:58
TTL 和CMOS 和差分不差分不是一回事吧! 我不太明白! 那单独一条线上是什莫电平呢? 我是需要做一级差分驱动,但是是选TTL还是CMOS器件呢???? LVDS技术原理和设计简介 LVDS(Low Voltage Differential Signaling)是一种低摆幅的差分信号技术,它使得信号能在差分PCB线对或平衡电缆上以几百Mbps的速率传输,其低压幅和低电流驱动输出实现了低噪声和低功耗。 几十年来,5V供电的使用简化了不同技术和厂商逻辑电路之间的接口。然而,随着集成电路的发展和对更高数据速率的要求,低压供电成为急需。降低供电电压不仅减少了高密度集成电路的功率消耗,而且减少了芯片内部的散热,有助于提高集成度。 减少供电电压和逻辑电压摆幅的一个极好例子是低压差分信号(LVDS)。LVDS物理接口使用1.2V偏置提供400mV摆幅的信号(使用差分信号的原因是噪声以共模的方式在一对差分线上耦合出现,并在接收器中相减从而可消除噪声)。LVDS驱动和接收器不依赖于特定的供电电压,因此它很容易迁移到低压供电的系统中去,而性能不变。作为比较,ECL和PECL技术依赖于供电电压,ECL要求负的供电电压,PECL参考正的供电电压总线上电压值(Vcc)而定。而GLVDS是一种发展中的标准尚未确定的新技术,使用500mV的供电电压可提供250mV 的信号摆幅。 LVDS在两个标准中定义。IEEE P1596.3(1996年3月通过),主要面向SCI(Scalable Coherent Interface),定义了LVDS的电特性,还定义了SCI协议中包交换时的编码;ANSI/EIA/EIA-644(1995年11月通过),主要定义了LVDS的电特性,并建议了655Mbps的最大速率和1.823Gbps的无失真媒质上的理论极限速率。在两个标准中都指定了与物理媒质无关的特性,这意味着只要媒质在指定的噪声边缘和歪斜容忍范围内发送信号到接收器,接口都能正常工作。 LVDS具有许多优点:①终端适配容易;②功耗低;③具有fail-safe特性确保可靠性;④低成本;⑤高速传送。这些特性使得LVDS在计算机、通信设备、消费电子等方面得到了广泛应用。 图2给出了典型的LVDS接口,这是一种单工方式,必要时也可使用半双工、多点配置方式,但一般在噪声较小、距离较短的情况下才适用。每个点到点连接的差分对由一个驱动器、互连器和接收器组成。驱动器和接收器主要完成TTL信号和LVDS信号之间的转换。互连器包含电缆、PCB上差分导线对以及匹配电阻。LVDS驱动器由一个驱动差分线对的电流源组成 |
|
|