阅读:1370回复:6
我承认我很弱!9054的问题!
我想知道设计标准5V PCI卡的时候,9054周边的设备,如下拉电阻的位置大小.....都是怎末确定的呀? :mad:
|
|
|
沙发#
发布于:2003-05-29 11:26
大侠们是懒得说,还是不知道呀! 出点儿声呀!
|
|
|
板凳#
发布于:2003-05-29 11:30
9054RDK不是有参考电路图吗?
|
|
地板#
发布于:2003-05-29 14:48
我记得水木清华circuit版精华区有一篇文章专门讲到了9054典型的管教连接,你可以去找找看!!
|
|
地下室#
发布于:2003-05-29 14:52
找到了
呵呵 文章出处:水木清华★ 发信人: edwardian (edwardian), 信区: Circuit 标 题: Re: 9054管脚连接求助 发信站: BBS 水木清华站 (Fri Jul 5 10:03:29 2002) 参考接法: model0, model1:为1时需要上拉, 为0时直接接地; TEST,CCS#:上拉; LHOLD, LHOLDA,LW/R,BIGEND#:(C、J模式)下拉, (M模式)上拉; BREQi:(C、J模式)下拉,(M模式)上拉3.9K电阻; Local Bus上的地址线需要上拉,不管用于不用; 数据线可选,建议也上拉; 其它引脚除DP[0..3]下拉外, 一般都需要上拉 上拉采用10K电阻; 【 在 missyouzyf (missyouzyf) 的大作中提到: 】 小弟的9054工作在c模式,local bus是8bit位宽,现在有些引脚不知道如何处理 : 首先是引脚mode1,mode0多接下拉电阻到地了;TEST接地,CCS#接上拉到电源; : ,LHOLDA,BREQi,LW/R,接下拉到地,BIGEND#上拉到电源,不知道这样行吗? : 还有象没有用到的高位数据线,地址线是否可悬空,还是要接高电平? : 不知道还有其他引脚要注意的没有? : 请用过9054的大侠出手相组,不胜感激//bow |
|
5楼#
发布于:2003-06-02 11:28
3X!!!!!!!!!! ;)
|
|
|
6楼#
发布于:2003-06-03 02:04
rdk上很清楚,
你照着它的原理图 话就是了,我觉得 这是最保险的, 我也打算这样作, (我马上就花原理图) 有机会交流交流 chuangson@bit.edu.cn |
|