Suny1966
驱动牛犊
驱动牛犊
  • 注册日期2002-12-08
  • 最后登录2011-03-25
  • 粉丝0
  • 关注0
  • 积分80分
  • 威望8点
  • 贡献值0点
  • 好评度8点
  • 原创分0分
  • 专家分0分
阅读:1273回复:3

关于用flash memory配置FPGA的问题

楼主#
更多 发布于:2003-07-15 17:45
       我的电路中用flash memory作为ACEX1K器件配置数据的载体,在另一片FPGA(用EPC2配置)中设计有配置控制逻辑(用altera提供的MAXconfig.VHD),对ACEX1K进行配置。现在不能正确完成配置,现象是:
   1、在nConfig由低到高启动配置过程后,Init_Done一直为高,Conf_Done一直为低。即指示配置数据没有接收完。根据时序图,Conf_Done变高40个时钟后,Init_Done才会变高电平。
   2、如果保持nConfig为低电平,Init_Done仍然为高,Conf_Done仍然为低。
   3、用ByteBlaster配置ACEX1K器件时,观察Init_Done和Conf_Done,时序正常。
   做过类似设计的大师请出手帮忙。
Suny1966
驱动牛犊
驱动牛犊
  • 注册日期2002-12-08
  • 最后登录2011-03-25
  • 粉丝0
  • 关注0
  • 积分80分
  • 威望8点
  • 贡献值0点
  • 好评度8点
  • 原创分0分
  • 专家分0分
沙发#
发布于:2003-07-20 20:20
我已经调试成功。
link_bridge
驱动巨牛
驱动巨牛
  • 注册日期2002-11-28
  • 最后登录2011-05-15
  • 粉丝0
  • 关注0
  • 积分31分
  • 威望13点
  • 贡献值0点
  • 好评度2点
  • 原创分0分
  • 专家分0分
板凳#
发布于:2003-12-01 17:55
请教一下原来是怎么回事?
高频干扰?
Suny1966
驱动牛犊
驱动牛犊
  • 注册日期2002-12-08
  • 最后登录2011-03-25
  • 粉丝0
  • 关注0
  • 积分80分
  • 威望8点
  • 贡献值0点
  • 好评度8点
  • 原创分0分
  • 专家分0分
地板#
发布于:2003-12-04 20:27
link_bridge,你是大师,很高兴能为你效劳。
  我用的ACEX1K器件需要的配置数据较少,而flash memory空间较大。 配置数据后发送完成后,配置控制逻辑应该把数据制成全零,而我原来却没有注意到这个细节,一直接收方认为数据没有完。
游客

返回顶部