pzgltd
驱动牛犊
驱动牛犊
  • 注册日期2003-03-01
  • 最后登录2013-03-19
  • 粉丝0
  • 关注0
  • 积分33分
  • 威望23点
  • 贡献值0点
  • 好评度3点
  • 原创分0分
  • 专家分0分
阅读:1487回复:4

PLX9054最小配置?

楼主#
更多 发布于:2003-07-21 15:18
做PCI数据采集卡,期望通过FPGA控制LCLK。
在不提供LCLK信号的前提下(仅有PLX9054,93CS66),能否正常启动并能对93CS66读写?
wwenguang
驱动小牛
驱动小牛
  • 注册日期2002-08-12
  • 最后登录2005-08-22
  • 粉丝0
  • 关注0
  • 积分1分
  • 威望1点
  • 贡献值0点
  • 好评度0点
  • 原创分0分
  • 专家分0分
沙发#
发布于:2003-07-21 17:03
没有试过,但感觉两者都很悬。
第二行好像不是备选的答案,而是提问。
wanghua
驱动牛犊
驱动牛犊
  • 注册日期2003-03-06
  • 最后登录2011-11-11
  • 粉丝0
  • 关注0
  • 积分5分
  • 威望0点
  • 贡献值0点
  • 好评度0点
  • 原创分0分
  • 专家分0分
板凳#
发布于:2003-07-21 19:28
    9054是通过对PCI时钟132分频来产生EEPROM clock,没有LCLK,9054一样也可以启动并对93CS66读写!
fwzfwz1
驱动中牛
驱动中牛
  • 注册日期2002-11-01
  • 最后登录2007-06-01
  • 粉丝0
  • 关注0
  • 积分80分
  • 威望8点
  • 贡献值0点
  • 好评度8点
  • 原创分0分
  • 专家分0分
地板#
发布于:2003-07-21 21:28
   9054是通过对PCI时钟132分频来产生EEPROM clock,没有LCLK,9054一样也可以启动并对93CS66读写!

支持此观点!
有了驱动,人才有了力量。
pzgltd
驱动牛犊
驱动牛犊
  • 注册日期2003-03-01
  • 最后登录2013-03-19
  • 粉丝0
  • 关注0
  • 积分33分
  • 威望23点
  • 贡献值0点
  • 好评度3点
  • 原创分0分
  • 专家分0分
地下室#
发布于:2003-07-21 22:11
请教:
    可否这样认为:上电启动PLX9054时可以不提供LCLK,当FPGA加载成功后,晶振通过FPGA输出给LCLK,FPGA与PLX9054的LOCAL BUS相连,进而实现对卡上FIFO的读写,此方案可行?此方案的目的是为了减小LCLK超前FPGA控制信号对高速数据的影响。FPGA 采用XCS20XL-4,速率能否达到100MHZ(串行数据)?
游客

返回顶部