阅读:1191回复:3
关于9050的用法求助
请问各位大侠,为什么我用的9050WR在加电时为低电平呢?
WR接在3.3V的FPGA上. 怎样设置9050的写数据方式呢?我试过把LSA0BRD设成04000027/07/2f/23/..写出来的数据都一样,中间好象插入了等待状态,而我并没有设置等待,如何才能让数据连续发送呢? 我的emai:raymond.h@163.net,急用!!! |
|
沙发#
发布于:2002-03-25 09:44
用户被禁言,该主题自动屏蔽! |
|
板凳#
发布于:2002-03-25 14:29
thanks for answering me.
You are right.I use 5V power to 9050,but 3.3V to the FPGA, so I doubt something wrong with the data bus such as WR in 9050 that directly connect the 9050 and the FPGA. |
|
地板#
发布于:2002-03-26 09:52
用户被禁言,该主题自动屏蔽! |
|