阅读:2165回复:19
plx9052启动不了
黑屏,clk,大约2。5“。地线都用了,没有滤波电容,两层板,忧郁。
|
|
最新喜欢:![]() |
沙发#
发布于:2002-03-30 09:52
用户被禁言,该主题自动屏蔽! |
|
板凳#
发布于:2002-03-30 10:28
应该没问题啊,我是按照他们9052RDK的图纸画的啊,PCI端,完全一样的,我用ISA模式,所以Lrdy,Lholda线,悬空。有问题吗
|
|
地板#
发布于:2002-03-30 13:29
多找几台机器试试吧。找老点的机器。如果有些能起来的话你只好重布线了。如果都不能起来的话,检查检查线路吧。
不知你都联了些什么?如果只用一片9052 + eeprom 能不能起来? |
|
|
地下室#
发布于:2002-03-30 18:08
LOcal端什么都没有,当没接eeprom时,可以看到9052试图去访问eeprom,就是eeprom的SK上有脉冲,然后,就死了。
|
|
5楼#
发布于:2002-03-30 19:18
检查焊接问题!!!
|
|
6楼#
发布于:2002-03-30 19:22
焊接应该没问题,对了,是两层板,没加滤波电容,所有的地线都引出来了
|
|
7楼#
发布于:2002-04-01 11:25
使9052进入测试模式后,启动了,然后进入正常模式,用dos版的plxmon可以检测到板子,读写eeprom,出来的数据乱动,没次都不一样,即使把eeprom拿下来也这样,数据是乱的。请各位援手。
|
|
8楼#
发布于:2002-04-01 22:46
9052上电时,观察eeprom的SK,CS,DI,DO信号,CS和SK信号同时启动,但是SK只能持续14个clk,并不象手册上说的16或32个,并且第14个也只是一个很窄的脉冲,而CS在10个SK_CLK时便恢复低电平了。奇怪的是,eeDI脚居然有信号,我没接eeprom,信号肯定是从9052出来的,信号是持续了两个EESK_clk低后,持续了两个EESK_CLK高,然后就变低了。并不是每次上电,9052的这几个脚都有波形的,有时候什么波形都没有,有的话就是上面的现象。真奇怪,是不是板子布线不好啊,不敢肯定,又不敢重新布板,万一不是呢。各位帮忙啊。
|
|
9楼#
发布于:2002-04-02 08:53
9052 local clock 接了么?
|
|
10楼#
发布于:2002-04-02 12:06
10m有源晶振
|
|
11楼#
发布于:2002-04-02 23:37
我以前遇到的问题和你一样,板子的干扰太大,时钟信号不稳定,建议重新布板,这样可以从根本上解决问题。
|
|
12楼#
发布于:2002-04-02 23:40
重新布的话,还有什么要注意的地方吗?
|
|
13楼#
发布于:2002-04-02 23:46
1。 时钟线
2。上拉和下拉电阻 3。 地线和电源线解藕电容 |
|
14楼#
发布于:2002-04-03 00:11
xie le
|
|
15楼#
发布于:2002-04-03 08:47
你的与EEprom连接的线上拉电阻了吗?
|
|
16楼#
发布于:2002-04-03 12:11
原理图上没接。后来飞了线,没用
|
|
17楼#
发布于:2002-04-03 15:51
Wish you good luck!!!
|
|
18楼#
发布于:2002-04-04 19:34
你的情况和我的差不多,我都已经重做一次了,原来的那两块板子死活不启动,重做的两块在有些机子上可以正常工作,但有些机子上不行,还是启动不了,我建议你还是做个四层板(电源和地作为中间层),这样电气性能要好,干扰小一点,免得做出来挑机子。 :D
|
|
19楼#
发布于:2002-04-06 22:02
你测一下IDSEL信号,如果有波形,说明PC机一直试图对9052进行配置,但不成功。就检查一下你的EEPROM数据,LMISC[2]local init done这一位有没有置1。
EEPROM数据的高低字节有没有写错,比如subsystem ID:9052 在EEPROM内应写成52 90。 Good luck!!! |
|