20楼#
发布于:2003-01-20 09:40
在进行任何抖动测量之前,首先应该测量电源噪声。只有表面贴装元件才能用于电源噪声耦合网络。尽管PLL会在电源上产生一个附加的高频噪声,但该噪声与PLL输出有关,因此在测量电源噪声时应将其忽略。
|
|
|
21楼#
发布于:2003-01-20 09:41
![]() |
|
|
22楼#
发布于:2003-01-20 09:41
图2给出一个例子,例中在外加噪声的条件下,通过电路板的建立和可选芯片的建立描述了PLL的特性。将一个外部脉冲发生器和一个低频方波噪声结合起来,送入AVDD(PLL的模拟正电源)进行电源噪声测试,或送入AVDD和AVSS(PLL的模拟负电源)进行基板噪声测试。VSS决定了芯片的基板电位,因此将噪声同等地送入AVDD和AVSS等效于将噪声直接加在基板上。只要电源允许,那么对于任何电路板都可以通过重复以上操作得到其电源噪声特性,包括生产板在内。
|
|
|
23楼#
发布于:2003-01-20 09:42
看起来要冲击1000啦
|
|
24楼#
发布于:2003-01-20 09:42
周期抖动可以这样测量:将PLL的输出接入一个示波器,观察某时钟边缘与一周期后下一个相应时钟边缘之间的时移。跟踪抖动和长期抖动则可以这样测量:将PLL的参考输入也接入示波器,观察PLL输出信号的第一个边缘相对参考输入的时移。如果参考输入和PLL输出信号都通过相似的路径达到芯片外的示波器,就可以看到:与PLL无关的、时钟输出路径的周期抖动是可以消除的。周期抖动和跟踪抖动及长期抖动的测量都应该在参考时钟基本不含噪声的前提下进行。
|
|
|
25楼#
发布于:2003-01-20 09:43
作者:
John G. Maneatis 总裁 True Circuits Inc. Maneatis博士 副主编 IEEE固体电路杂志 |
|
|
26楼#
发布于:2003-01-20 09:46
这是技术资料,打包让我保存这儿是全文: |
|
|
27楼#
发布于:2003-01-20 09:48
全文终于放上来啦
|
|
28楼#
发布于:2003-01-20 11:01
贴上来吧!!!!!!!
|
|
|
29楼#
发布于:2003-01-20 11:02
贴上来吧!!!!!!! 没看见贴上来了吗? :D |
|
上一页
下一页