caorr
驱动牛犊
驱动牛犊
  • 注册日期2005-03-24
  • 最后登录2007-10-24
  • 粉丝1
  • 关注1
  • 积分131分
  • 威望19点
  • 贡献值0点
  • 好评度6点
  • 原创分0分
  • 专家分0分
阅读:2039回复:5

请教9054 local端的LCLK问题

楼主#
更多 发布于:2005-07-22 09:57
  请问9054的LCLK是否一定要方波,如果不是,LCLK需要有什么其他如稳定性等的限制么?
我看到plx公司的RDK上,9054 local端的LCLK用的是CY2308做时钟缓冲,请问我是否可以直接用普通的那种有源晶振的输出?
或者,我是否可以用FPGA输出50m的时钟作为9054 LCLK的输入?

请各位懂行的大大指点一下!谢谢!!
mailway
驱动牛犊
驱动牛犊
  • 注册日期2002-08-15
  • 最后登录2013-11-25
  • 粉丝0
  • 关注0
  • 积分134分
  • 威望24点
  • 贡献值0点
  • 好评度13点
  • 原创分0分
  • 专家分0分
沙发#
发布于:2005-07-22 16:36
建议使用有源晶振直接连接使用,使用FPGA输出LCLK引入会存在FPGA未完成配置前无LCLK输入,如果这个FPGA配置时间比较长的话,问题可就大了,会造成PCI桥芯片无法初始化问题,造成计算机无法启动。
caorr
驱动牛犊
驱动牛犊
  • 注册日期2005-03-24
  • 最后登录2007-10-24
  • 粉丝1
  • 关注1
  • 积分131分
  • 威望19点
  • 贡献值0点
  • 好评度6点
  • 原创分0分
  • 专家分0分
板凳#
发布于:2005-07-22 23:40
好的,谢谢mailway。
我用的fgpa是cyclone系列的,我想fpga配置的时间应该是够的吧,我只是担心只靠晶振的输出不符合pci9054对波形的要求。
waterbird521
驱动牛犊
驱动牛犊
  • 注册日期2003-05-13
  • 最后登录2016-01-09
  • 粉丝0
  • 关注0
  • 积分103分
  • 威望18点
  • 贡献值0点
  • 好评度0点
  • 原创分0分
  • 专家分0分
地板#
发布于:2005-07-23 19:11
有源晶振的输出应该就可以,加上fpga之后,由fpga给出时间上也来得及。你说的那个cy2308
应该是考虑时钟同步的目的吧。
caorr
驱动牛犊
驱动牛犊
  • 注册日期2005-03-24
  • 最后登录2007-10-24
  • 粉丝1
  • 关注1
  • 积分131分
  • 威望19点
  • 贡献值0点
  • 好评度6点
  • 原创分0分
  • 专家分0分
地下室#
发布于:2005-07-29 05:52
谢谢回答!
我想cy2308应该是waterbird521所说的那个功能吧,因为rdk上其他需要时钟的芯片都是由它来给出的。
dysch2000
驱动牛犊
驱动牛犊
  • 注册日期2003-07-20
  • 最后登录2008-11-17
  • 粉丝0
  • 关注0
  • 积分21分
  • 威望10点
  • 贡献值0点
  • 好评度0点
  • 原创分0分
  • 专家分0分
5楼#
发布于:2005-07-31 10:57
我用有源晶振,是可以的
游客

返回顶部