版块
论坛
喜欢
话题
应用
搜索
登录
注册
首页
>
硬件开发
>
硬件基础
>
DSP & PLD &FPGA
>
关于maxplusii中的级联问题
回复
« 返回列表
hy79
驱动牛犊
注册日期
2002-06-06
最后登录
2004-08-02
粉丝
0
关注
0
积分
0分
威望
0点
贡献值
0点
好评度
0点
原创分
0分
专家分
0分
加关注
写私信
阅读:
1169
回复:
2
关于maxplusii中的级联问题
楼主
#
更多
只看楼主
倒序阅读
发布于:2003-06-21 19:25
保存
我的设计文件管脚太多了,一个器件不够,想用两个级联。不知如何
在maxplusii中设置,让其编译的文件能进行另个器件的级联。
喜欢
0
最新喜欢:
回复
huttu
驱动大牛
注册日期
2002-11-19
最后登录
2016-01-09
粉丝
0
关注
0
积分
2分
威望
25点
贡献值
0点
好评度
19点
原创分
0分
专家分
0分
加关注
写私信
沙发
#
发布于:2003-06-22 17:34
为什么不用更高级一点的CPLD呢?
如果资源充足的话,仅仅是管脚太少了就把它尽量优化
回复
(0)
喜欢
(
0
)
guqs77
驱动小牛
注册日期
2003-05-22
最后登录
2007-07-30
粉丝
0
关注
0
积分
20分
威望
2点
贡献值
0点
好评度
2点
原创分
0分
专家分
0分
加关注
写私信
板凳
#
发布于:2003-06-26 16:51
级联就要将程序分成两部分了,这样不是自找麻烦吗
不知道你用的是什么FPGA,居然管脚不够用
你可以选择管脚多的FGPA,比如BGA封装的FPGA,
可用的I/O管脚一般至少有200多
回复
(0)
喜欢
(
0
)
发帖
回复
« 返回列表
普通帖
您需要登录后才可以回帖,
登录
或者
注册
返回顶部
关闭
最新喜欢