hy79
驱动牛犊
驱动牛犊
  • 注册日期2002-06-06
  • 最后登录2004-08-02
  • 粉丝0
  • 关注0
  • 积分0分
  • 威望0点
  • 贡献值0点
  • 好评度0点
  • 原创分0分
  • 专家分0分
阅读:1168回复:2

关于maxplusii中的级联问题

楼主#
更多 发布于:2003-06-21 19:25
我的设计文件管脚太多了,一个器件不够,想用两个级联。不知如何
在maxplusii中设置,让其编译的文件能进行另个器件的级联。
huttu
驱动大牛
驱动大牛
  • 注册日期2002-11-19
  • 最后登录2016-01-09
  • 粉丝0
  • 关注0
  • 积分2分
  • 威望25点
  • 贡献值0点
  • 好评度19点
  • 原创分0分
  • 专家分0分
沙发#
发布于:2003-06-22 17:34
为什么不用更高级一点的CPLD呢?
如果资源充足的话,仅仅是管脚太少了就把它尽量优化
guqs77
驱动小牛
驱动小牛
  • 注册日期2003-05-22
  • 最后登录2007-07-30
  • 粉丝0
  • 关注0
  • 积分20分
  • 威望2点
  • 贡献值0点
  • 好评度2点
  • 原创分0分
  • 专家分0分
板凳#
发布于:2003-06-26 16:51
级联就要将程序分成两部分了,这样不是自找麻烦吗
不知道你用的是什么FPGA,居然管脚不够用
你可以选择管脚多的FGPA,比如BGA封装的FPGA,
可用的I/O管脚一般至少有200多
游客

返回顶部