阅读:2507回复:13
我的 9054+cpld 不能下载!
小弟刚做了一块 9054+Cpld 的板子,可 7256sqc208 总提示错误:unrecognize device or socket is empty!郁闷中……
我用的是 xp 系统!据说要装个程序,哪有?!?! 还有,小弟初学!我想问一下,7256里的几个固定针如(GCLK,GOE,Gclear,Ded,input)是需要接特定的信号吗?如果我没接是不是就会出现上述问题?? |
|
沙发#
发布于:2004-01-12 17:56
GCLK,GOE,Gclear为全局信号,不接也没关系的。
xp下要打补丁的。 |
|
板凳#
发布于:2004-01-12 21:22
下载电缆不对。或者没装驱动
|
|
|
地板#
发布于:2004-01-13 00:04
哈哈!我的 CPLD 终于搞定了!谢谢两位的帮助!
为什么我用 9054 读 lbus 时系统蓝屏呢! 此现象是否与我 cpld 里的逻辑有关,还是 9054 的某些脚需要做上、下拉处理(lhold、lholda……)! 各位再多多帮忙呀,我先加分了!! |
|
地下室#
发布于:2004-01-13 00:15
GCLK,GOE,Gclear为全局信号,不接也没关系的。 版主的意思是不接也没关系呀,那我还是想知道如果我接应该接那些信号呢!GCLK---> ?? GOE--->?? Gclear--->?? |
|
5楼#
发布于:2004-01-13 19:41
时钟接GCLK,系统复位接GCLEAR..
这几个脚到达各个门的路径最短,最快,延时最小。 |
|
6楼#
发布于:2004-01-15 13:22
为什么我使用 Quartus II 3.0 编译的时候就出现 :
Error: Node instance instantiates undefined entity Verilog1 帮忙!? |
|
7楼#
发布于:2004-01-15 13:40
为什么我使用 Quartus II 3.0 编译的时候就出现 : 哈哈!弱弱的问题,被我弱弱的解决了! |
|
8楼#
发布于:2004-01-15 14:45
跳来跳去的真逗。
|
|
9楼#
发布于:2004-01-15 19:31
跳来跳去的真逗。 呵呵!看看脚下?? |
|
10楼#
发布于:2004-01-15 20:38
哈哈!我的 CPLD 终于搞定了!谢谢两位的帮助! 各位!各位! 别光看 小新 呀!帮忙解决一下我 9054 的问题呀!小弟急盼佳音!现在的现象是: 1. 9054 在 rdk 下可以认到,可用 WinDriver 读后面的 CPLD 就死机,Win2K 提示是 校验错误!! 2. 我用的是 C 模式 8 位!但把所有的数据线都接到 CPLD 里了!不知多余的数据线如何处理呢! 谢谢!谢谢!谢谢! |
|
11楼#
发布于:2004-01-16 13:23
系统提示如下:
NMI: Parity check/parity error! [编辑 - 1/16/04 by ivan_chen] |
|
12楼#
发布于:2004-10-15 23:58
[quote]为什么我使用 Quartus II 3.0 编译的时候就出现 : 哈哈!弱弱的问题,被我弱弱的解决了! [/quote] 请教一下是怎么解决的? 而且这个问题到底是怎么回事? |
|
13楼#
发布于:2004-10-20 10:11
-------为什么我使用 Quartus II 3.0 编译的时候就出现 :
Error: Node instance instantiates undefined entity Verilog1 ------------------- 写的verilog1模块没有存为顶层文件。 |
|
|