xinyancode
驱动小牛
驱动小牛
  • 注册日期2003-08-15
  • 最后登录2008-09-30
  • 粉丝1
  • 关注1
  • 积分3分
  • 威望14点
  • 贡献值0点
  • 好评度8点
  • 原创分0分
  • 专家分0分
阅读:1520回复:3

这个FPGA芯片的接口如何设计?

楼主#
更多 发布于:2004-10-14 10:10
各位高人:

我设计的FPGA芯片的需要这样两组信号:一组是芯片要处理的数据信号,另一组是给芯片送的命令数据。这两组数据是走同一组连线,还是分别走两组信号线?分别走线是不是设计简单一些?

请高人给一些意见吧!

谢谢相助!我不胜感激!
yangyafeng
驱动牛犊
驱动牛犊
  • 注册日期2002-11-21
  • 最后登录2005-03-29
  • 粉丝0
  • 关注0
  • 积分1分
  • 威望1点
  • 贡献值0点
  • 好评度0点
  • 原创分0分
  • 专家分0分
沙发#
发布于:2004-12-04 10:55
如果数据是连续的,当然不能与命令数据公用i/o了,如果数据和命令不是同时出现,可以用一个i/o作标志了,这和你的外围电路有关。
yangyf
lllggg
驱动小牛
驱动小牛
  • 注册日期2002-05-04
  • 最后登录2007-01-07
  • 粉丝0
  • 关注0
  • 积分0分
  • 威望0点
  • 贡献值0点
  • 好评度0点
  • 原创分0分
  • 专家分0分
板凳#
发布于:2004-12-04 15:02
偶曾经用EP20KE来处理高速AD数据,处理命令由板上的51送给FPGA(原始命令由计算机通过串口送51),两个数据线是分开的。
(DEEP + BROAD + SIMPLE) & delicate
ythweb
驱动牛犊
驱动牛犊
  • 注册日期2002-03-31
  • 最后登录2013-08-04
  • 粉丝0
  • 关注0
  • 积分221分
  • 威望32点
  • 贡献值0点
  • 好评度22点
  • 原创分0分
  • 专家分0分
地板#
发布于:2004-12-05 21:51
觉得分开一些好,如果管脚够用的话,分开吧
游客

返回顶部