huoba
驱动牛犊
驱动牛犊
  • 注册日期2005-01-17
  • 最后登录2006-07-26
  • 粉丝0
  • 关注0
  • 积分50分
  • 威望8点
  • 贡献值0点
  • 好评度2点
  • 原创分0分
  • 专家分0分
阅读:4347回复:4

关于FPGA内部的上拉电阻,急,谢谢

楼主#
更多 发布于:2005-04-20 11:28
我打算用Spartan IIe,不知道它里面有没有上拉电阻,这样我的9054需要上拉的管脚就可以不接外部上拉了,直接在FPGA 里面实现可以吗
luorenfei
驱动小牛
驱动小牛
  • 注册日期2003-02-17
  • 最后登录2006-11-30
  • 粉丝0
  • 关注0
  • 积分55分
  • 威望6点
  • 贡献值0点
  • 好评度5点
  • 原创分0分
  • 专家分0分
沙发#
发布于:2005-05-14 21:21
应该可以
waterbird521
驱动牛犊
驱动牛犊
  • 注册日期2003-05-13
  • 最后登录2016-01-09
  • 粉丝0
  • 关注0
  • 积分103分
  • 威望18点
  • 贡献值0点
  • 好评度0点
  • 原创分0分
  • 专家分0分
板凳#
发布于:2005-05-22 20:13
我也在苦恼这个问题,不过我认为那样做不行。
在fpga里面是不允许在同一时刻有两个源的。
除非你用的fpga特殊。但是我看有些pci的板子比如local端
的地址线也没有上拉,是不是不上拉也行呢?
zddy7625
驱动牛犊
驱动牛犊
  • 注册日期2003-10-13
  • 最后登录2006-04-15
  • 粉丝0
  • 关注0
  • 积分37分
  • 威望9点
  • 贡献值0点
  • 好评度0点
  • 原创分0分
  • 专家分0分
地板#
发布于:2005-07-06 21:04
可以的,我用过Spartan 2,PCI9054的一些需要上拉或下拉的管脚我都拉进了FPGA。我的板子可以跑了
如果可以,给点分
bettydsp
驱动牛犊
驱动牛犊
  • 注册日期2005-07-07
  • 最后登录2005-07-18
  • 粉丝0
  • 关注0
  • 积分26分
  • 威望5点
  • 贡献值0点
  • 好评度0点
  • 原创分0分
  • 专家分0分
地下室#
发布于:2005-07-07 12:39
FPGA系统设计 高级培训班
      
本培训内容属于FPGA的高级设计培训,内容涉及FPGA内容设计、FPGA外部高频电路设计方法和Cadence软件的使用技巧、基于嵌入式系统的实时多任务操作系统等内容。为了兼顾大家的水平不一致的实际情况,所以培训内容中也简单介绍了整个设计的完整流程和设计的关键环节的使用技巧。
培训内容:
第1 讲: FPGA设计流程
图形用户界面设计流程、EDA工具设计流程、命令行设计流程
第2 讲: 设计输入
第4 讲: 仿真
使用EDA 工具进行设计仿真
基于EDA软件的仿真方法
手动时序仿真流程和技巧
进行PowerGauge 功耗估算
仿真Excalibur 设计
第5 讲: 布局布线
分析布局布线结果
使用EDA软件优化布局布线
人工优化布局布线技巧
第6 讲: 基于块的设计
第14 讲:使用Cadence软件设计FPGA高频电路
第15 讲:基于嵌入式系统的Ucos-II实时多任务操作系统使用技巧
★  时间和地点:
2005年8月13日-8月16 日  北京
★  报名办法:
凡参加培训班的同志,请用正楷认真填写报名回执,可邮寄亦可用传真报名。我们将根据报名先后顺序发送报到通知。并详告具体报到时间、地点及行车路线。
地    址:北京市83-055信箱 (邮编:100083)
联系电话:010- 62036404 62080498
传    真: 010- 62359586 62080497
网    站:www.cyclone.com.cn
感谢您来电咨询。
游客

返回顶部