版块
论坛
喜欢
话题
应用
搜索
登录
注册
首页
>
硬件开发
>
硬件基础
>
DSP & PLD &FPGA
>
菜鸟上路,请多关照
回复
« 返回列表
jacky911
驱动牛犊
注册日期
2005-08-03
最后登录
2006-05-09
粉丝
0
关注
0
积分
16分
威望
4点
贡献值
0点
好评度
1点
原创分
0分
专家分
0分
加关注
写私信
阅读:
1651
回复:
1
菜鸟上路,请多关照
楼主
#
更多
只看楼主
倒序阅读
发布于:2005-08-07 00:10
保存
各位高手:
我刚刚接触CPLD,对VHDL也懂得很少.现在有一个问题让我很困惑.
我想在CPLD里做一个DDS发生器,就是建一个二十四位的累加器,有一个可变的步进量(由单片机提供)
.整个系统主要包括串入转并出,以及二十四位累加器.我用7256做了一个.编译后提示逻辑资源用了百分之九十七.我很不理解.还有别的东西没做呢.所有东西我都用VHDL 编写.
这是为什么?难道位数很废CPLD的资源?
喜欢
0
最新喜欢:
回复
jacky911
驱动牛犊
注册日期
2005-08-03
最后登录
2006-05-09
粉丝
0
关注
0
积分
16分
威望
4点
贡献值
0点
好评度
1点
原创分
0分
专家分
0分
加关注
写私信
沙发
#
发布于:2005-08-07 16:58
怎么没人定啊?
救命啊.
回复
(0)
喜欢
(
0
)
发帖
回复
« 返回列表
普通帖
您需要登录后才可以回帖,
登录
或者
注册
返回顶部
关闭
最新喜欢