fwzfwz1
驱动中牛
驱动中牛
  • 注册日期2002-11-01
  • 最后登录2007-06-01
  • 粉丝0
  • 关注0
  • 积分80分
  • 威望8点
  • 贡献值0点
  • 好评度8点
  • 原创分0分
  • 专家分0分
阅读:1237回复:3

向Tom.cat请教!

楼主#
更多 发布于:2003-07-14 18:11
我看到PCI9054RDK板将除了TEST信号以外的所有局部信号都拉高。应该这样做吗,或者说有必要这样做吗。你的开发板是怎样做得!先谢过了!
有了驱动,人才有了力量。
Tom.Cat
禁止发言
禁止发言
  • 注册日期2001-10-10
  • 最后登录2019-07-29
  • 粉丝1
  • 关注0
  • 积分-53792分
  • 威望197411点
  • 贡献值0点
  • 好评度5点
  • 原创分0分
  • 专家分0分
  • 社区居民
沙发#
发布于:2003-07-14 20:14
用户被禁言,该主题自动屏蔽!
fwzfwz1
驱动中牛
驱动中牛
  • 注册日期2002-11-01
  • 最后登录2007-06-01
  • 粉丝0
  • 关注0
  • 积分80分
  • 威望8点
  • 贡献值0点
  • 好评度8点
  • 原创分0分
  • 专家分0分
板凳#
发布于:2003-07-14 22:11
我先前看到的是一个以前的RDK板原理图,他是这样做的。姑且不讨论这些,还有一个问题向猫兄请教:如果我不将RDK板原理图中的9054的应该上拉或下拉的引脚进行上拉或下拉处理,而是将其接到CPLD中,在CPLD中对其进行上拉或下拉处理,这样做如何。以ALTERA跟随的EPM7128为例,不知其上拉电阻为多少。请猫兄赐教!
有了驱动,人才有了力量。
Tom.Cat
禁止发言
禁止发言
  • 注册日期2001-10-10
  • 最后登录2019-07-29
  • 粉丝1
  • 关注0
  • 积分-53792分
  • 威望197411点
  • 贡献值0点
  • 好评度5点
  • 原创分0分
  • 专家分0分
  • 社区居民
地板#
发布于:2003-07-15 12:03
用户被禁言,该主题自动屏蔽!
游客

返回顶部