20楼#
发布于:2004-11-10 00:07
egrias!再次请教一下!
您说的D+与D-走线大概有多长? 这点会引起总线挂起,而使INT_N引脚一直为低码? 我现在将D12的CS引脚同时接到了ARM芯片的 外部I/O设备的片选上面和外部ROM的片选信号上面会不会这样有影响呢? |
|
|
21楼#
发布于:2004-11-10 10:52
原先的板子走线较乱,后来我按照ZLG给的原理图画了块测试板,就51+d12,器件焊上就好了。与原来的板子比较,D+、D-走线短了(原来的走线将近9cm);cs接到P1口(原来的cs接在P2口,访问外部地址方式访问d12,硬件检测也是正常的);还有就是原来使用的是6clocks的单片机。原来的板子不行,给我感觉就是没有布好。我现在的工作没机会跟ARM打交道,对ARM了解不多,现在只是在看书阶段,不过地址不冲突,应该没有问题。
|
|
22楼#
发布于:2004-11-10 12:53
何必这么费劲,使用AN2131或CY7c68013 非常方便.开发难度教小
|
|
23楼#
发布于:2004-11-11 10:28
非常感谢!
|
|
|
24楼#
发布于:2004-11-11 10:29
非常感谢!我试试!
|
|
|
上一页
下一页