USBandDSP
驱动牛犊
驱动牛犊
  • 注册日期2003-11-27
  • 最后登录2006-07-10
  • 粉丝0
  • 关注0
  • 积分20分
  • 威望2点
  • 贡献值0点
  • 好评度2点
  • 原创分0分
  • 专家分0分
阅读:1201回复:0

FPGA + DSP + USB + VIDEO 超强数据采集、处理板

楼主#
更多 发布于:2004-07-09 16:56
我们作出了几款板子,欢迎交流:


八. FPGA + DSP + USB + VIDEO 超强数据采集、处理板
    快速连接:http://www.study-kit.com/C6203-Super.htm

九. TMS320C6204 最小系统板
    快速连接:http://www.study-kit.com/C6204.htm


详情请见这里:http://www.study-kit.com  

  [主要特色]

1.        采用TI公司C6x系列DSP中的TMS320C6203芯片,可稳定运行在300M Hz时钟频率;

2.        C6203片内自带提供3M bit程序存储器、4M bit数据存储器,大部分的应用只需使用高速的片内存储器  就可完成;

3.        C6203外部扩展128M bit SDRAM;

4.        C6203外部扩展8M bit Flash Rom, 能将程序固化到Flash,并从Flash上电引导;

5.        DSP采用双总线结构,通过XBUS和FPGA连接,通过EMIF和外部SDRAM连接,彻底解决了单EMIF接口设计中,外部数据输入和外部存储器访问共享EMIF接口,引起的外部总线冲突,真正实现高速数据传输;

6.        DSP提供2路McBSP串口;

7.        采用Xilinx公司Virtex2系列FPGA中100万门的XC2V1000-FG456芯片,片内资源非常丰富,Select Ram容量达720K bit,并且可配置成双口RAM或FIFO,无需外部缓冲就可以实现高速数据采集;

8.        FPGA能嵌入Xilinx公司MicroBlaze DSP核及UART,SDRAM控制器等多种IP核,实现系统芯片(SOC);

9.        FPGA扩展128M bit SDRAM和128Kx8双口RAM;

10.    FPGA提供48个通用未驱动(直接从FPGA引出)IO脚;8路(4入4出)驱动后的通用IO脚;4路LVDS差分接收、4路LVDS差分发送;1路RS422差分接收、1路RS422发送;

11.    LVDS差分传输速度可达800 M bit/s,采用串行LVDS差分传输可大大减少并行传输所需的引线数目,降低噪声带来的误码;

12.    采用Cypress公司CY7C68013-128 USB2.0芯片,可通过Slave FIFO或GPIF方式进行高速数据采集。数据量小于16M byte时,采集速度可达100M byte/s;连续传输时,Bulk方式速度可达32M byte/s,ISO方式速度可达24M byte/s;

13.    68013芯片的数据、地址线全部引入FPGA,可以将FPGA扩展的双口RAM映射为68013存储器,为固件提供更大的程序、数据空间;

14.    68013提供1个RS232接口,可通过此接口对68013固件进行单步调试;

15.    可以从PC机通过USB接口将DSP程序直接下载到C6203中运行;

16.    采用Philips公司SAA7120视频编码芯片,能将外部输入数据或PC机USB口发来的数据直接编码成标准视频信号输出。
USB2.0 & DSP & CPLD 学习板 ARM DSP仿真器 http://www.study-kit.com
游客

返回顶部