hwzhou
驱动小牛
驱动小牛
  • 注册日期2003-01-28
  • 最后登录2004-06-14
  • 粉丝0
  • 关注0
  • 积分0分
  • 威望0点
  • 贡献值0点
  • 好评度0点
  • 原创分0分
  • 专家分0分
阅读:1274回复:0

Xilinx公司的XC2S200E-6FT256可实现的I/O速度

楼主#
更多 发布于:2003-02-17 12:07
使用XC2S200E-6FT256的FPGA实现Pipeline方式的SSRAM接口,接口采用LVTTL(3.3V,4mA方式),那么外部CPU的SRAM接口采用Pipeline方式从FPGA内部的RAM读取数据的速度能够达到多少MHz?也就是CPU的SRAM接口和FPGA之间的Pipeline接口的时钟速度可以达到多少MHz?其中两种速度的CPU的SRAM接口的Tsu(时钟上升沿之前数据有效的最少时间)分别为5.0ns和3.1ns。
游客

返回顶部