winersh
驱动牛犊
驱动牛犊
  • 注册日期2001-08-20
  • 最后登录2018-05-29
  • 粉丝0
  • 关注0
  • 积分30分
  • 威望24点
  • 贡献值0点
  • 好评度2点
  • 原创分0分
  • 专家分0分
  • 社区居民
阅读:1428回复:3

pci9080+sram?

楼主#
更多 发布于:2002-01-08 14:16
我想采用pci9080的DMA方式来读写一块SRAM(15ns)。
1。此时是否可以将pci9080所要求的READYi#直接接地?目的让其全速读写SRAM。
2。SRAM  15ns 可以满足时序要求吗?

望高手指点!!
winersh
winersh_xa@sina.com
龙老大
jst7792
论坛版主
论坛版主
  • 注册日期2001-12-10
  • 最后登录2006-11-16
  • 粉丝0
  • 关注0
  • 积分3分
  • 威望1点
  • 贡献值0点
  • 好评度0点
  • 原创分0分
  • 专家分0分
沙发#
发布于:2002-01-08 16:31
关于高频电路设计,注意速度匹配问题,15ns通常是指地址,控制信号
全部建立后数据稳定输出所必需的时间,而和其他芯片搭接时要考虑
数据建立时间是否满足要求,数据保持时间是否满足要求,最高频率通
常上述两项满足就没有问题了,如果用15ns,并且用你的方案,我估计
最高频率不超过30MHZ.
兄弟们,给点分吧
winersh
驱动牛犊
驱动牛犊
  • 注册日期2001-08-20
  • 最后登录2018-05-29
  • 粉丝0
  • 关注0
  • 积分30分
  • 威望24点
  • 贡献值0点
  • 好评度2点
  • 原创分0分
  • 专家分0分
  • 社区居民
板凳#
发布于:2002-01-09 10:59
我采用的LCLK = 30MHz.
望能具体给分析一下其可行性。另外,另外我还想知道:pci90xx的读写sram时,是在那一瞬间读写的?LA(地址)的低电平上读写LD?LA(地址)的上升沿上?画个时序图指明。
 
谢了!
winersh
龙老大
jst7792
论坛版主
论坛版主
  • 注册日期2001-12-10
  • 最后登录2006-11-16
  • 粉丝0
  • 关注0
  • 积分3分
  • 威望1点
  • 贡献值0点
  • 好评度0点
  • 原创分0分
  • 专家分0分
地板#
发布于:2002-01-09 12:09
拜托,画时序图这样的事情还是不必了吧,找本数据手册去看不就得了
另外9080好像也太老了点,换9054吧,有关工作频率的分析是高频设计
的基本功,要说的完整实在太费力.不过关键就是数据建立时间和保持时间,感觉上你对同步电路的时序特点还不清楚,最好找本数据手册看
一遍再说.
兄弟们,给点分吧
游客

返回顶部