singbear
驱动牛犊
驱动牛犊
  • 注册日期2004-10-12
  • 最后登录2008-05-20
  • 粉丝0
  • 关注0
  • 积分20分
  • 威望2点
  • 贡献值0点
  • 好评度2点
  • 原创分0分
  • 专家分0分
阅读:1247回复:3

开发68013的问题,请大家指教!!

楼主#
更多 发布于:2004-10-15 20:23
我只是想在板子上用68013给pc传输数据,有以下几个问题没搞懂,请指教,多谢!!!
1,用GPIF模式还是slave fifo模式开发比较方便点?
2,若用上两种方式,不知道数据从何处输入68013(就是数据的流程搞不清楚),4kfifo?还是别的I/O?
3,如果用slave fifo ,那么外部的master可以由fpga来提供么?
chaoswang
驱动小牛
驱动小牛
  • 注册日期2003-10-10
  • 最后登录2005-10-21
  • 粉丝0
  • 关注0
  • 积分0分
  • 威望0点
  • 贡献值0点
  • 好评度0点
  • 原创分0分
  • 专家分0分
沙发#
发布于:2004-10-16 18:02
多搜索一下以前的帖子。
我用的是GPIF,slave fifo应该简单一些。
6813<->外围芯片:FD0-FD15
FPGA当然可以做master,本来我也是打算这么做的。
singbear
驱动牛犊
驱动牛犊
  • 注册日期2004-10-12
  • 最后登录2008-05-20
  • 粉丝0
  • 关注0
  • 积分20分
  • 威望2点
  • 贡献值0点
  • 好评度2点
  • 原创分0分
  • 专家分0分
板凳#
发布于:2004-10-18 12:37
多谢!
我现在也在用GPIF,我的68013只连接在FPGA上,就是把FPGA的数据传到PC,但是GPIF的一些CTL,RDY,等管脚还有用么?我又不接外设,要连到FPGA里做逻辑模块么?
chaoswang
驱动小牛
驱动小牛
  • 注册日期2003-10-10
  • 最后登录2005-10-21
  • 粉丝0
  • 关注0
  • 积分0分
  • 威望0点
  • 贡献值0点
  • 好评度0点
  • 原创分0分
  • 专家分0分
地板#
发布于:2004-10-18 14:16
如果你用GPIF,CTL、RDY会用到的。
"我又不接外设,要连到FPGA里做逻辑模块么?"
如果FPGA有多余IO,CTL、RDY都应该接到FPGA里。(具体逻辑用不用是另外一回事)
游客

返回顶部