别告诉我去看DATASHEET,我看了N遍,觉得里面的问题很严重,一定是写错了。才不得已POST.清详细说明,越详细越好。比如在BLAST#使能的情况下,.....在BLAST#不使能的情况下.......。谢谢了。

2002-04-15 11:49 来自版块 - 非USB硬件驱动开发

Local Bus PCI Initiator accesses to the PCI 9054 mustbe for a 32-bit non-pipelined bus.何谓non-pipelined bus?forgive me somehow.

2002-04-12 16:18 来自版块 - I love English

When the PCI 9054 acknowledges BREQi assertion during DMA or PCI Target Write transfers, it releases the Local Bus within two Lword transfer... 全文

2002-04-12 11:05 来自版块 - I love English

The PCI 9054 always de-asserts REQ# for aminimum of two PCI clocks between Bus Masterownership that includes a Target disconnect.includes a ... 全文

2002-04-12 10:51 来自版块 - I love English

how do i know the size of each specified CPU cache line.And does the CPU also cache the register pertains to a PCI device but not main memor... 全文

2002-03-29 19:12 来自版块 - ABC初学者

以下是我对该过程的理解,请大家指正:当执行READ_REGISTER_ULONG等函数时CPU先与north bridge通信,然后由north bridge启动一个非burst的PCI交易。该交易只含一个data phrase.在交易结束后,north bridge再将数据送给... 全文

2002-03-28 15:17 来自版块 - ABC初学者

在下已经明白他是什么含义了。但还有一个问题。系统是否只缓存真正处于主存里的memory,而不缓存PCI寄存器呢?还有,DMA传输,与Master burst传输又设么区别吗?ty

2002-03-27 11:50 来自版块 - USB驱动开发

PCI Configuration Register中的PCIBARx等寄存器reset后的值都是0,但在我的驱动加载前,该值已变成了一个有效的物理地址。我想,这应该是总线驱动程序设置的吧,由谁能详细的讲一讲这里的过程? PCI.sys怎样工作的?

2002-03-26 18:00 来自版块 - 内核编程

PCI Configuration Register中的PCIBARx等寄存器reset后的值都是0,但在我的驱动加载前,该值已变成了一个有效的物理地址。我想,这应该是总线驱动程序设置的吧,由谁能详细的讲一讲这里的过程?PCI.sys怎样工作的?

2002-03-26 17:58 来自版块 - USB驱动开发

我手头一块9054板子,上面没有eeprom.也没有local cpu。9054的DATASHEET上说LMISC[2](Local init state位)在reset之后为0,然后由local/eeprom设为1(只有在这之后,host才能有效mem或io访问。) 但我的板子... 全文

2002-03-26 16:23 来自版块 - USB驱动开发

前辈们,又来捣乱了:PlxMon中定义了一些变量。用Vars命令打出如下。VirtualPhysicalVariableAddressAddressDescription=======================================================... 全文

2002-03-25 14:43 来自版块 - USB驱动开发

9054 datasheet里的一句话:PCI Bus is a Little Endian bus (that is, the address isinvariant and data is Lword-aligned to the lowermostbyte lane).如何... 全文

2002-03-22 19:29 来自版块 - I love English

对不起,又献丑了.我有一块9054板子,里面的局部数据线是设定好的(通过跳线可改变),而且驱动什么的也都没有问题,资源全都齐。但用Peekd PCIaddress读数据时总是FFFFFFFF,不论如何改变跳线。为什么?谢谢

2002-03-22 18:38 来自版块 - USB驱动开发

在WRITE_PORT_ULONG(0xcf8,...)之前,有必要KeRaiseIrql吗?为什么?谢谢。

2002-03-22 14:29 来自版块 - ABC初学者

我当然知道是rapid development kit的意思了。当我想知道他在物理上什么样,以及能干什么?详细点。是一个程序,还是别的什么?

2002-03-18 15:25 来自版块 - 开发工具使用

没辙就是连不上。我的一切设置,都仔细核实,应该无任何问题。然后在host端进入核态,启动target.但target始终起不来。而host的command窗口中一直显示waiting to reconnect.....。直到我把host的windbg关掉,target才能启动。这... 全文

2002-03-18 12:23 来自版块 - 开发工具使用

然后,我的target就没有相应了,但host一直停在send break in...我怀疑是cable由问题。不知道那位前辈遇到过类似的问题。另外,如果这时想让target不被锁住,应该怎样办,谢谢。20份一定奉送PS:(我原来可以加50多分,但换了一次分,现在又变成20分了,... 全文

2002-03-15 15:51 来自版块 - 开发工具使用


返回顶部