9054开发,打算通过DMA中断方式接收数据,遇到以下问题,搜索,看老贴还是有点模糊,请教:1、计划流程为,应用-驱动-FPGA开始采集-数据满中断-中断处理-通知应用层-开始DMA传输,DMA结束,中断,应用层获取数据。疑问是,通过DEVICEIOCONTROL是否可以实现DM... 全文

2007-05-30 23:12 来自版块 - 非USB硬件驱动开发

9050开发板,利用fifo写满信号做中断触发,已经正常进入isr,和dpc,但不知道怎么在dpc内读取数据,并传输给应用程序,好像无法调用kirp,请高手指教。

2007-05-24 05:24 来自版块 - 非USB硬件驱动开发

真的没有人气,好像问题很少有人回答,大家做驱动的都去哪里讨论和查找资料啊。真的很迷茫,问题总无法解决,压力很大啊。

2007-05-16 21:54 来自版块 - 板卡设计

用WINDIRVER调试板卡,通过9050对CPLD内的FIFO进行读写,数据总是不正确,同时对ANGILENT开发的一个PCI-GPIB的板卡同样进行写,再读,数据也不对。请教高手,是不是这样的用法不对?

2007-05-15 22:38 来自版块 - 板卡设计

请教,操作9050写数据不正确,通过9050控制,数据存在CPLD内。读取一个固定的数据正常,逻辑分析仪查看,用了8位数据线,高四位读写的时候数据线上的数据正确,但是低四位中最低位总是不正确,请问这是为什么?9050时序正确。

2007-05-14 22:43 来自版块 - 非USB硬件驱动开发

请教,操作9050写数据不正确,通过9050控制,数据存在CPLD内。读取一个固定的数据正常,逻辑分析仪查看,用了8位数据线,高四位读写的时候数据线上的数据正确,但是低四位中最低位总是不正确,请问这是为什么?9050时序正确。

2007-05-14 22:42 来自版块 - 板卡设计

操作9050写数据不正确,读取一个固定的数据正常,逻辑分析仪查看,用了8位数据线,高四位读写的时候数据线上的数据正确,但是低四位中最低位总是不正确,请问这是为什么?9050时序正确。

2007-05-14 22:41 来自版块 - DSP & PLD &FPGA

我用9050+flex10k20做开发,DS做驱动,在10k20里有FIFO,所有有关的信号均进行了连接,EEPROM配置正常,驱动加载正常,现在的问题问题1:是当写第二个内存配置空间时,写了几次以后就会电脑死机,而读的时候电脑马上死机了,用WINDRIVER操作现象一样,测... 全文

2007-04-28 13:02 来自版块 - 非USB硬件驱动开发

看武安河的书上看到,在直接硬件访问(读写)和DMA方式下读写均采用Readfile和Writefile,同时在DMA方式下通过SERIALREAD和SERIALWRITE,但是还是保留有READ和WRITE两个IRP,请问两种方式下怎么区分调用的是read还是serialre... 全文

2007-04-18 22:57 来自版块 - 非USB硬件驱动开发


返回顶部