最近要做一个8倍频。看FPGA XC2S30资料上说,他有4个DLL,例子给的是一个2倍频和4倍频。我就用原理图方式,依葫芦画飘,用了3个DLL级联,做了一个8倍频。最后结果时序仿真时候没有能够通过。报错:不能自动放置DLL和BUFG。我试过4倍频的,完全可以通过。8倍频的资源没... 全文

2004-04-08 16:13 来自版块 - DSP & PLD &FPGA


返回顶部