如题。 在计算机boot时,需要复位一次才能正常控制9054 求PLX的技术工程师的联系方式。谢谢。

2010-06-03 16:37 来自版块 - PLX PCI 开发板支持

9054+FPGA 方式,找到9054,PLXMON可以读取 PCI REGISTER的数据,但是读BAR2的空间都是F(local总线数据是正确的),写也是无效,这个问题主要出在哪个部分呢?谢谢各位!

2009-10-11 14:10 来自版块 - 板卡设计

我正在使用pci9054,现在遇到一些问题,想请教一下。 我使用C模式,target方式,连接方式是:ram <-> fpga <-> 9054 <-> PC机; ram定义为512KB,fpga中REG为4个字(32位)。 问题1... 全文

2007-01-14 19:35 来自版块 - PLX PCI 开发板支持

我现在的9054的板子,读写fpga内的寄存器,基本正常,只是需要多写几次(ready用的是9054rdk的verilog转vhdl的),但对外接ram时,总是在某一位(bit24位)为高电平,不知道这是怎么回事? 我测试了几个关键信号: ADS#, BLAST#, LW... 全文

2007-01-09 14:00 来自版块 - 非USB硬件驱动开发

我现在的9054的板子,读写fpga内的寄存器,基本正常,只是需要多写几次(ready用的是9054rdk的verilog转vhdl的),但对外接ram时,总是在某一位(bit24位)为高电平,不知道这是怎么回事? 我测试了几个关键信号: ADS#, BLAST#, LW... 全文

2007-01-09 13:59 来自版块 - 非USB硬件驱动开发


返回顶部