阅读:3082回复:21
c51单片机的PCI接口设计?
用FPGA或是由PCI芯片结合少量PLD设计,那种更可取?
能否给指指路。 请赐教!!! |
|
最新喜欢:yellow... |
沙发#
发布于:2002-04-23 08:52
建议还是用通用芯片结合少量PLD设计
|
|
|
板凳#
发布于:2002-04-23 09:17
这可得看你的时间、水平和MONEY了 :)
|
|
地板#
发布于:2002-04-23 15:47
本人用PCI9052接口芯片,然后用双口RAM作数据交换的桥梁,从而实现了C51与PCI之接口.
|
|
|
地下室#
发布于:2002-04-23 18:30
请问楼上这位大虾,你的pci卡的最高速率可以达到多少呢?用的是8位接口的吗?
[编辑 - 4/23/02 作者: whutxuan] |
|
5楼#
发布于:2002-04-26 10:50
三楼的兄弟,
你是如何确定ram的存储深度? 有工式吗? 或有那位兄弟可以指导指导! 谢先了! |
|
6楼#
发布于:2002-04-27 16:37
请问tangtongkui兄弟,你是由双口ram时,必然牵扯到9052和本地的处理器共同访问同一个地址空间,这有可能产生冲突,你是怎么解决的?
|
|
|
7楼#
发布于:2002-04-28 08:18
一般的做法是:协议上避免同时对一个地址的写操作,如果试图通过硬件协调此种状况也可,不过只要协议能够保证,没有必要画蛇添足.
|
|
|
8楼#
发布于:2002-04-28 10:58
我用的IDT7007有两个BUSY,当Busy为高的时候,不能对sram进行操作。可以通过查询这个管脚的状态来决定是否进行读和写操作。最好避免这种情况,因为太浪费时间了!
|
|
9楼#
发布于:2002-04-28 12:38
请问jst7792,你说的硬件避免怎么来做,举个例子怎么样,小弟是一菜鸟,哈哈!谢谢
|
|
|
10楼#
发布于:2002-04-28 12:57
一般双端口RAM如果发生同时写一个地址的情况,会给时间上稍滞后的端口提供一个busy信号,这个信号持续很短,一般不能直接使用.硬件上使用的时候需要使用单稳电路做信号展宽(或者其他办法),并且系统对RAM的访问必须有应答逻辑,也就是要做类似于ready的一个信号.
|
|
|
11楼#
发布于:2002-05-01 20:32
如果你不用PNP, 就用CPLD。 一切OK!
|
|
12楼#
发布于:2002-05-02 00:09
what is the PNP?
|
|
13楼#
发布于:2002-05-02 17:59
PNP是plug and play的缩写。
|
|
14楼#
发布于:2002-05-06 17:45
哪位肯把电路赐来一阅?越简单越好
|
|
15楼#
发布于:2002-05-06 22:19
我也要一份!
|
|
16楼#
发布于:2002-05-07 22:28
我也想要一份
zabjy@163.com 谢谢. |
|
17楼#
发布于:2002-05-11 21:12
楼上的tangtongkui兄弟,能不能把你的C51《=》双口RAM《=》9052的原理图发一份。谢谢!谢谢!
byhnpu@sohu.com |
|
18楼#
发布于:2002-05-30 09:58
我也要一份.谢谢!ykbm8@163.net
|
|
19楼#
发布于:2002-06-03 19:30
给我一份LIKEVC@163.COM
|
|
|
上一页
下一页