阅读:1697回复:8
pci的配置问题
各位大虾
本人要做一个pci卡,八位总线,并且pci和local的速率不一样, 计算机发送数据严格控制在5mhz的频率,计算机出来的数据要变成模拟信号通过电话线传输,在经过另一台计算机的pci接收。在pci桥电路的设计中不知道应该如何配置9052,是不是由于计算机的pci发送数据不能严格为5mhz(造成数据的堆积), 1。9052芯片和数模芯片之间是不是要加一个缓存fifo?如果是,用什么芯片好呢? 2。在9052的配置中,我采用了continuous burst 模式,当外部的fifo快满时,制bterm#信号,终止数据的传输。这样可以吗? 如果可以配置中应注意什么问题? 感谢帮助我的大虾们,只要留言必试量给分 |
|
最新喜欢:woaida... |
沙发#
发布于:2002-11-29 09:40
用户被禁言,该主题自动屏蔽! |
|
板凳#
发布于:2002-11-29 09:40
用户被禁言,该主题自动屏蔽! |
|
地板#
发布于:2002-11-29 10:03
控制ready比控制bterm好
|
|
|
地下室#
发布于:2002-11-29 12:35
楼上的大虾
如何用ready信号? 请大虾不惜赐教 |
|
5楼#
发布于:2002-11-29 16:04
9052内部就有64byte的写FIFO和32byte的读FIFO
|
|
6楼#
发布于:2002-11-30 11:03
请问对fifo的判断是9052自动产生的?还是我们通过外部信号加的?
控制ready比控制bterm好 能解释一下吗? |
|
7楼#
发布于:2002-12-03 13:59
5MB/s,应该不用外加FIFO了。
外加FIFO与否,要看数据吞吐率。 我们知道PCI总线会有Latency,不过规范里严格规定了延迟的时间,一般也就是几个us,以你的数据量,就算是5us也只有25Bytes,内部FIFO完全撑得住。 |
|
|
8楼#
发布于:2002-12-03 15:31
原理上行的通
|
|