阅读:1262回复:7
求助关于9052-FPGA的应用
我的9052LOCAL端使用8位Non-Burst数据读写,我想问一下就是FPGA在与9052传输数据时,LOCAL端到底需要关心什么信号。根据DATASHEET里的时序图来看,我觉得只要有WR#,RD#就够了,其他的使能信号一概可以不用。不知诸位有过开发经验的高手们的看法如何?
|
|
沙发#
发布于:2002-12-17 16:30
看你如何传输数据了
|
|
|
板凳#
发布于:2002-12-17 16:35
就是最简单的用法,只要能传输数据就可以。
|
|
地板#
发布于:2003-01-08 18:02
再好好看9052手册,上面讲的还比较清楚.9052LOCAL端和时序图.
|
|
地下室#
发布于:2003-01-10 17:06
应该把LCLK接局部时钟吧
如果用中断还要用LINTi LRDYi要接READY一类的信号或地 如果用片选还要接上CSx# |
|
5楼#
发布于:2003-01-10 17:07
应该把LCLK接个时钟吧
如果用中断还要用LINTi LRDYi要接READY一类的信号或地 如果用片选还要接上CSx# 不知道说的对不 |
|
6楼#
发布于:2003-01-18 11:34
准备怎样用RD#和WR#控制读写?准备下降延读写数据还是上升延读写数据?或者是低电平时读写数据?
偶想用BLAST#下降延时将总线上的数据读写入cpld,但不确定是否可行! |
|
7楼#
发布于:2003-01-18 19:37
偶想用BLAST#下降延时将总线上的数据读写入cpld,但不确定是否可行! 为什么不用WR来写呢? |
|