amekle
驱动牛犊
驱动牛犊
  • 注册日期2003-12-23
  • 最后登录2004-05-19
  • 粉丝0
  • 关注0
  • 积分0分
  • 威望0点
  • 贡献值0点
  • 好评度0点
  • 原创分0分
  • 专家分0分
阅读:1939回复:2

TMSC6713时钟发生器模块的外电路设计

楼主#
更多 发布于:2004-02-25 10:48
我看了TMS320C6713的datasheet,但是在讲到其时钟发生器模块时,所给原理图中有两个电容和电阻值说要依据所选晶振来确定(Exact value for these components depend on choice of crystal).我看了整个说明书也没讲具体该怎么根据晶振来设计这几个电容电阻值。望高手指点。
流宇
yscwu2001dr
驱动牛犊
驱动牛犊
  • 注册日期2003-12-15
  • 最后登录2008-04-19
  • 粉丝0
  • 关注0
  • 积分20分
  • 威望2点
  • 贡献值0点
  • 好评度2点
  • 原创分0分
  • 专家分0分
沙发#
发布于:2004-02-26 12:01
    我们开发的系统因为对时钟的精确性要求很高(温飘1ppm),用的是40M CFPT-9006 TCXO 晶振。由于该芯片价格太高,单价:1350元。我们的试验板用的是25ppm,引脚兼容的替代芯片CFPS-72。TMS32C6713的时钟设置很灵活的,一个时钟源即可解决系统,SDRAM和AD采样所需的时钟信号。

    我们的系统中用ADS7864作AD变换,需8M时钟源。
    下面给出我的时钟选型和设置:
6713时钟选40MHz的晶体振荡器,DIVIDERD0分频系数为1/1,PLL倍频为x15,DIVIDERD1=1/4,生成150MHz,DIVIDERD2=1/8,
DIVIDERD3=1/9生成66MHzSDRAM时钟频率,OSCDIV1=1/5生成8MHz频率供ADS7864使用.启动时,
sysclk1=40M,sysclk2=20M,sysclk3=5M,ECLKOUT=20M

   亦可选用24M的晶体振荡器,DIVIDERD0分频系数为1/1,PLL倍频为x25,DIVIDERD1=1/4,生成150MHz,DIVIDERD2=1/8,
IVIDERD3=1/9生成66MHzSDRAM时钟频率,OSCDIV1=1/3生成8MHz频率供ADS7864使用.
启动时,sysclk1=24M,sysclk2=12M,sysclk3=3M,ECLKOUT=12M

    TINP引脚最高输入频率为37.5M,若需对时钟源进行外部计时,则只能用24M晶振。
    
   另外TI最新的TMS320C6713芯片核心频率为200MHz,以上数据针对150M的芯片,若需要请重新计算。
附件名称/大小 下载次数 最后更新
2004-02-26_cfps72.pdf (34KB)  13
amekle
驱动牛犊
驱动牛犊
  • 注册日期2003-12-23
  • 最后登录2004-05-19
  • 粉丝0
  • 关注0
  • 积分0分
  • 威望0点
  • 贡献值0点
  • 好评度0点
  • 原创分0分
  • 专家分0分
板凳#
发布于:2004-02-26 19:11
不知yscwu2001dr老兄还有没有关于TMS320C6713方面的资料,不知能不能给小弟一些。谢谢
流宇
游客

返回顶部