为了降低外部CPLD功耗,想采用CLKOUT出来的12M时钟给CPLD,再驱动IFCLK,寄存器配置为0x22,奇怪无法正常驱动,而用IFCLK输出30M,就可以啊,不理解,外围电路有改变吗??

2005-06-07 18:54 来自版块 - USB驱动开发

自己做的数据采集板,68013(56pin) + CPLD(XC95144XL) + A/D,68013是不是功耗太大了,我加上CPLD之后A/D就工作不正常了:1.A/D为正负5伏供电,内部2.5参考电压,居然无法测到了;2.外接7805稳压的5V后,可以测到参考电压3.3.3... 全文

2004-12-05 12:04 来自版块 - USB驱动开发

搞GPIF困难,现在做SLAVE FIFO可以读到AD数据了!强烈建议初学者们从SLAVE FIFO入手,速度也能满足要求的言归正转,我想用 EP2 向CPLD写一些参数,但是写两字节或512字节后,FIFO_EMPTY还是为空(低电平),时由于RVCTL=0x01吗?自动将数据... 全文

2004-11-19 11:23 来自版块 - USB驱动开发

AUTO IN 的调试RDY0 -> GNDRDY1 -> VCC在程序里能检测到正确结果 GPIFREADYSTAT == 0x02;很多例子都要求这样连接,我也是的,可用CTRL PANEL当下固件再 bulk 读就pending,AUTO IN 方式 GPIF ... 全文

2004-11-10 10:12 来自版块 - USB驱动开发

方案是 68013+CPLD+ADRDY信号触发一次就自动写一个16bit数据到FIFO里现在CPLD产生若干次RDY0低电平脉冲,同时数据出现在总线上,程序里设了AUTOIN,可批量读数据总是无法返回,郁闷好久了还有设了AUTO模式后,读写时T_poll()函数不会被调用吧??... 全文

2004-11-06 16:14 来自版块 - USB驱动开发

一直想找这个东东,哪位好心的哥们,可以给发一份吗?谢njwxb@sohu.com

2003-08-22 13:06 来自版块 - 内核编程


返回顶部